카카오 계정과 연동하여 게시글에 달린
댓글 알람, 소식등을 빠르게 받아보세요

가장 핫한 댓글은?

회로(아날로그)설계 랩 논문 질문 드립니다

2023.01.12

4

4033

제가 이번에 낮은 학교로 아날로그 회로 설계 석사 입학하였습니다. 물론 열심히 공부 중이며 2년동안 남들보다 뛰어난 결과를 못내면 안된다는 압박감이 큽니다.

물어볼 선배들이 없어서 궁금한데 아날로그 회로 설계가 워낙 국밥같은 분야라 엄청난?발견의 논문을 쓰기 어렵다고 들었습니다. 2년동안 다른 석사 분들은 평균 이상의 퀄리티 논문을 몇편 쓰나 궁금합니다.

카카오 계정과 연동하여 게시글에 달린
댓글 알람, 소식등을 빠르게 받아보세요

댓글 4개

2023.01.13

거의 못쓸걸요.. 꼭 ISSCC 아니더라도 이름들어봣을 법한
학회에 쓰려면 칩 하나 tape out 해야할텐데
칩 오더넣고 받아와서 실험하는거 자체가 최소 한학기 이상 걸린다고 들었어요
애초에 ssh 이상급 학교 아니면 tape out end-to-end 프로세스 전수해줄 선배도 없고 칩 만들 돈도 없을껄요
자상한 존 폰 노이만

IF : 1

2023.01.13

논문이 마구 나오는 분야 아니면 석사로는 논문 1편 쓰기도 어렵습니다.
그런만큼 논문 실적은 분야에 따라서 기준치가 달라지니 논문 적은 분야라고 안좋은건 아닙니다.
연구 분야가 비슷한 연구실 홈페이지의 논문실적 찾아보면서 석사 졸업생이 주저자 몇 편 쓰고 졸업하는지 찾아보시면 궁금증이 해결되지 않을까하네요

2023.01.15

Tcas2 or EL 목표로 겨우 쓸까말까 합니다

2024.04.09

허허..ISSCC라..석사 중에 있긴 하겠죠? 굉장히 힘든일이라 그렇지...
저도 좋은 곳은 아니지만 졸업 전에 sci 쓰고 졸업했습니다만,
아이디어->회로 구현 및 칩 제작(DB out)->6~12개월 후 wafer out->측정 2개월 -> 논문 완성의 과정인데,,
물리적으로 절대로 줄일 수 없는 시간인 제조사로 부터 PDK(design kit)를 받아 칩 제작까지 포함하면 아무리 적은 시간을 잡아도 아래와 같습니다.:
설계 기간 3개월 + 제조사 공정 기간 8개월 + 측정 1개월: 즉, 1년입니다. 제조 기간을 IDEC통해서가 아닌 돈을 주고 하면 4개월까지 줄일 수도 있습니다.
아이디얼하게 제조 기간 동안 논문을 미리 써놓는다고 가정하면, 석사 중 가능하기는 합니다.

댓글쓰기

게시판 목록으로 돌아가기

김박사넷의 새로운 거인, 인공지능 김GPT가 추천하는 게시물로 더 멀리 바라보세요.